求大佬看看這個邏輯電路的式子對不對
- 教育綜合
- 2022-09-02 12:58:38
求大佬解這兩道邏輯電路道題?
第一個邏輯圖是全加器。一位全加器的邏輯表達(dá)式,用Ai表示被加數(shù),Bi為加數(shù),相鄰低位來的進(jìn)位數(shù)為Ci-1,輸出本位和為Si。向相鄰高位進(jìn)位數(shù)為Ci,則邏輯函數(shù)為
寫出下圖所示邏輯電路的邏輯式如圖
Y = ((A + B)* C)‘ ;’ ,上方逗點(diǎn)表示非邏輯。下面的邏輯轉(zhuǎn)換可以不寫。 = (A + B)' + C ' = A' B' + C'寫出邏輯電路的邏輯函數(shù)表達(dá)式 謝謝。這是我做的 可是和答案不一樣 希望電工高手幫幫我
異或門:Y = A⊕B = AB' + A'B
是輸入不同,輸出為 1 ;
同或門:Y = A⊙B = AB + A'B'
是輸入相同,輸出為1 。同或門也叫異或非門。
圖中電路:
F = (AB)'⊙(C+D)'
邏輯電路圖,有會的大佬解一下嗎?
設(shè)主評判員為A,兩副評判員為B,C,評判結(jié)果為Y。根據(jù)題意,A評判合格為A=1,結(jié)果則合格通過,為Y=1,而兩副評判員必須同時評合格,結(jié)果才合格,即BC=1。則可寫出邏輯函數(shù)為,Y= A + B C,化成與非-與非式為:
根據(jù)邏輯電路圖寫出邏輯表達(dá)式
第一個圖的邏輯表達(dá)式為:A⊙B,第二個圖的邏輯表達(dá)式為:A⊕B。
過程:
第一個邏輯電路圖:F=(A非+B非)(A+B)非
=(A非A+A非B+B非A+B非B)非
=(A非B+B非A)非
=A⊕B非
=A⊙B
第二個邏輯電路圖:F=[((AB非)非)((A非B)非)]非
=AB非+A非B=A⊕B。
擴(kuò)展資料:
常用的門電路:
非門,利用內(nèi)部結(jié)構(gòu),使輸入的電平變成相反的電平,高電平(1)變低電平(0),低電平(0)變高電平(1)。
與門,利用內(nèi)部結(jié)構(gòu),使輸入兩個高電平(1),輸出高電平(1),不滿足有兩個高電平(1)則輸出低電平(0)。
或門,利用內(nèi)部結(jié)構(gòu),使輸入至少一個輸入高電平(1),輸出高電平(1),不滿足有兩個低電(0)輸出高電平(1)。
與非門,利用內(nèi)部結(jié)構(gòu),使輸入至多一個輸入高電平(1),輸出高電平(1),不滿足有兩個高電平(1)輸出高電平(1)。
或非門,利用內(nèi)部結(jié)構(gòu),使輸入兩個輸入低電平(0),輸出高電平(1),不滿足有至少一個高電平(1)輸出高電平(1)。
異或門,當(dāng)輸入端同時處于低電平(0)或高電平(1)時,輸出端輸出低電平(0),當(dāng)輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出高電平(1)。
同或門,當(dāng)輸入端同時輸入低電平(0)或高電平(1)時,輸出端輸出高電平(1),當(dāng)輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出低電平(0)。
參考資料來源:百度百科-邏輯電路